Implementação paralela de múltiplos k-means em gpu

W Bueno, O Silva, JA Nacif… - Simpósio em Sistemas …, 2024 - proceedings-sol.sbc.org.br
O algoritmo K-means possui intensidade aritmética O (3K) e seu desempenho é limitado
pela memória para valores pequenos de k. Implementações paralelas utilizam valores altos …

Implementações eficientes de random forest em fpga de baixo custo para internet das coisas e computação de borda

A Silva, O Silva, I Moreira… - … de Alto Desempenho …, 2024 - proceedings-sol.sbc.org.br
Random Forest é uma abordagem robusta e amplamente utilizada em aprendizado de
máquina. Embora existam diversas implementações paralelas em FPGA, não há estudos …

Gene regulatory accelerators on cloud FPGA

J Costa Penha, L Bragança… - Concurrency and …, 2023 - Wiley Online Library
Gene regulatory networks (GRN) are dynamic models in time and space. These models are
used to predict diseases and in drugs research. GRN models are discrete, and Boolean …

KCGRA–Uma Arquitetura Reconfigurável de Domínio Específico para K-means

M da Silva Alves, LB Silva, J Penha… - Simpósio em …, 2023 - proceedings-sol.sbc.org.br
Este trabalho apresenta um novo acelerador reconfigurável de domínio específico para o
algoritmo K-Means. O acelerador pode ser totalmente reconfigurado em menos de 2, 34 …

[PDF][PDF] Implementação de um acelerador em hardware para o classificador do algoritmo K-means

LP Silveira, SRF de Araújo - 2024 - repositorio.ufersa.edu.br
A grande quantidade de dados gerados a cada minuto por centenas de aplicações
utilizadas diariamente, torna cada vez mais custoso o trabalho de processá-los a um tempo …

[PDF][PDF] Projeto de um hardware acelerador do algoritmo de distância euclidiana

GM Guimarães, SRF de Araújo - 2024 - repositorio.ufersa.edu.br
Gigantescos volumes de dados são gerados diariamente tornando cada vez mais custoso
para os computadores processá-los em tempo hábil, razão pela qual há uma demanda por …

[引用][C] An open-source cloud-fpga gene regulatory accelerator

L Bragança, J Penha, M Canesche, D Ribeiro… - Anais do XXII Simpósio …, 2021 - SBC

[引用][C] Hpyc-fpga-integração de aceleradores em fpga de alto desempenho com python para jupyter notebooks

LB da Silva, JC Penha, DV Ribeiro, A Silva… - Simpósio em Sistemas …, 2022 - SBC